<option id="gee0c"></option>
<table id="gee0c"></table>
  • 0
    • 聊天消息
    • 系统消息
    • 评论与回复
    登录后你可以
    • 下载海量资料
    • 学习在线课程
    • 观看技术视频
    • 写文章/发帖/加入社区
    创作中心

    完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

    3天内不再提示

    电子发烧友网>可编程逻辑>

    可编程逻辑

    提供权威的PLD及可编程逻辑器件设计应用、Altera公司、Xilinx公司资讯和解决方案,包括HDL语言与源代码、FPGA开发板、EDA工具、FPGA、FPGA软件等领域。
    求一种基于FPGA时间数字转换(TDC)设计方案

    求一种基于FPGA时间数字转换(TDC)设计方案

    时间数字转换(Time-to-Digital Converter,TDC)是一种用来测量时间的电路,它将连续的时间信号转换为数字信号,从而实现时间测量的数字化。...

    2023-09-22 标签:fpgaFPGA设计寄存器时钟TDC时钟信号时钟相移 43

    BGA如何快速在4个Ball之间均匀布孔扇出呢?

    BGA如何快速在4个Ball之间均匀布孔扇出呢?

    BGA扇出是EDA工程师的一项基本功,在布局完成后,先将BGA的Ball进行打孔扇出,然后分层和4个方向将BGA内部信号线引出到外部空间...

    2023-09-22 标签:PCB板FPGA设计BGA封装DRCEDA设计 51

    如何实现一种基于FPGA全数字高码率QPSK调制设计?

    如何实现一种基于FPGA全数字高码率QPSK调制设计?

    调制信号的符号速率达到500Mbps,根据奈奎斯特采样定理,DA的采样频率采用2Gbps。...

    2023-09-22 标签:滤波器FPGA设计调制解调器QPSKMATLAB仿真 41

    基于单光子探测的时间相关计数TCSPC设计实现

    基于单光子探测的时间相关计数TCSPC设计实现

    TCSPC时间相关单光子计数技术是一种成熟且通用的单光子计数技术,是一种功能强大的分析方法,目前广泛应用于荧光寿命测量、时间分辨光谱、荧光寿命成像、飞行时间测量等众多领域,尤其...

    2023-09-22 标签:FPGA设计存储器数字转换器上位机单光子探测器 110

    信号完整性的信号带宽对上升边的影响

    信号完整性的信号带宽对上升边的影响

    带宽用于表示频谱中最高的有效正弦波频率分量值。为了充分近似刻画时域波形的特征, 这是需要包含的最高正弦波频率。所有高于带宽的频率分量都可忽略不计。...

    2023-09-21 标签:微处理器信号完整性ASIC芯片频谱仪傅里叶变换 354

    为什么rs触发器可以消除机械抖动

    RS触发器是一种基本的数字逻辑电路,它由两个输入(R和S)和两个输出(Q和Q‘)组成。R和S分别代表复位(Reset)和置位(Set)信号。当R和S都是逻辑低电平时,RS触发器会保持上一个状态不变...

    2023-09-21 标签:逻辑电路二进制RS触发器触发器数字逻辑电路 261

    如何辨别假冒的FPGA?

    FPGA 并不新鲜,但它们很重要。它们的标志性特征是可以在制造后重新配置,这使得它们非常灵活。这种灵活性意味着它们经常出现在对国家安全有直接影响的技术中,包括卫星、军事工具和航...

    2023-09-21 标签:fpga芯片微处理器人工智能 97

    可定制RISC-V ISA的优势

    多样性与兼容性的统一 处理器供应商一直试图在其产品周围创建一个庞大的软件生态系统,因为这可以产生黏性,自然而然地 "锁定 "大量投资于创建专用软件的客户。随着时间的推移,这种效...

    2023-09-21 标签:处理器软件代码编译器RISC-V 245

    什么是DFX技术?DFX设计一定要执行设计规则检查吗?

    什么是DFX技术?DFX设计一定要执行设计规则检查吗?

    DFX(Dynamic Function eXchange)的前身是PR(部分可重配置,Partial Reconfiguration)。...

    2023-09-21 标签:fpgaVHDL语言RTLDCPdfx设计 291

    数字IC设计中的异步FIFO简介

    数字IC设计中的异步FIFO简介

    在大规模ASIC设计中,**多时钟系统**通常是不可避免的,这会导致不同时钟域中的数据传输问题。...

    2023-09-20 标签:寄存器IC设计ASIC设计同步器FIFO存储 231

    Mojo v3 FPGA板与16x2 LCD模块是如何进行连接的呢?

    Mojo v3 FPGA板与16x2 LCD模块是如何进行连接的呢?

    在本教程中,我们将使用Verilog HDL设计一个数字电路,该电路与基于HD44780 LCD控制器/驱动芯片的通用LCD模块连接。Mojo V3 FPGA板将用于实现设计。本文中使用的LCD模块是1602A显示器。...

    2023-09-20 标签:FPGA设计LCD控制器多路复用器触发器HDL语言 201

    易灵思与商显客户合作推出完整的商业显示动态背光方案

    易灵思与商显客户合作推出完整的商业显示动态背光方案

    在当今的数字化时代,显示技术是一种无处不在的信息传播和交互的工具,它不仅影响着我们的生活方式,也推动着各行各业的发展和变革。...

    2023-09-20 标签:fpgaLED显示屏LED控制lvds接口PAM 319

    怎样使用Verilator进行Verilog Lint呢?

    FPGA设计是无情的,所以我们需要利用能获得的任何软件进行检查...

    2023-09-20 标签:FPGA设计仿真器SDL静态分析macOS系统 308

    如何在Rust中使用Memcached

    Memcached是一种高性能、分布式的内存对象缓存系统,可用于加速动态Web应用程序。Rust是一种系统级编程语言,具有内存安全、高性能和并发性等特点。Rust语言的Memcached库提供了Memcached协议的实...

    2023-09-19 标签:缓存编程语言应用程序MemcachedRust 372

    FPGA芯片设计及关键技术

    FPGA芯片设计及关键技术

    本文来自“FPGA专题:万能芯片点燃新动力,国产替代未来可期(2023)”,FPGA又称现场可编程门阵列,是在硅片上预先设计实现的具有可编程特性的集成电路,用户在使用过程中可以通过软件重新...

    2023-09-19 标签:fpga集成电路Xilinx芯片设计 189

    什么是Tokio模块 Channel?

    Rust 语言是一种系统级编程语言,它具有强类型和内存安全性。Rust 语言中的 Tokio 模块是一个异步编程库,它提供了一种高效的方式来处理异步任务。其中,channel 是 Tokio 模块中的一个重要组成...

    2023-09-19 标签:模块数据内存Channel编程语言Tokio 283

    世界最大FPGA芯片Versal Premium VP1902技术详解

    世界最大FPGA芯片Versal Premium VP1902技术详解

    通过FPGA,芯片设计者能在芯片送交制造(Tape Out)前,先为即将完成的ASIC或系统单芯片(SoC)创建数位双胞胎版本,有助于产品验证,并提高开发软件。...

    2023-09-19 标签:处理器fpga英特尔asic人工智能 213

    如何在Rust中高效地操作文件

    Rust语言是一种系统级、高性能的编程语言,其设计目标是确保安全和并发性。 Rust语言以C和C++为基础,但是对于安全性和并发性做出了很大的改进。 在Rust语言中,操作文件是非常重要的一个功...

    2023-09-19 标签:编程语言函数C++rust语言Rust 390

    机械弹性按键的原理和编程方法介绍

    机械弹性按键的原理和编程方法介绍

    按键是数字系统最基本的输入接口设备,本文主要介绍机械弹性按键的原理和编程方法。...

    2023-09-17 标签:控制器寄存器计数器FPGA芯片按键电路 674

    如何使用Verilog硬件描述语言描述时序逻辑电路?

    如何使用Verilog硬件描述语言描述时序逻辑电路?

    时序逻辑电路的特点是输出信号不仅与电路的输入有关,还与电路原来的状态有关。...

    2023-09-17 标签:FPGA设计反相器D触发器时序逻辑电路CLK 707

    vivado主界面及设计流程

    vivado主界面及设计流程

    Vivado设计主界面,它的左边是设计流程导航窗口,是按照FPGA的设计流程设置的,只要按照导航窗口一项一项往下进行,就会完成从设计输入到最后下载到开发板上的整个设计流程。...

    2023-09-17 标签:FPGA设计寄存器TCLVivadoHDL语言 705

    为什么说Vivado是基于IP的设计?

    为什么说Vivado是基于IP的设计?

    Vivado是Xilinx公司2012年推出的新一代集成开发环境,它强调系统级的设计思想及以IP为核心的设计理念,突出IP核在数字系统设计中的作用。...

    2023-09-17 标签:FPGA设计寄存器C语言RTLVivado 591

    原理图都包含哪些信息?我们该如何看懂原理图呢?

    原理图都包含哪些信息?我们该如何看懂原理图呢?

    你可能会说,开发板都有用户手册,看用户手册就可以。然而,我要告诉你,用户手册也是基于原理图整理出来的,难免出现人为错误。...

    2023-09-17 标签:低通滤波器电压转换器FPGA芯片PWM信号SRAM存储器 847

    FPGA的引脚是如何命名的?引脚是如何分布的?

    FPGA的引脚是如何命名的?引脚是如何分布的?

    FPGA的引脚排布在芯片背面,以EGO1板载芯片XC7A35T-1CSG324C 为例,下图中每个小格代表一个引脚,共有18行18列,共324个引脚。...

    2023-09-17 标签:FPGA芯片Vivado 209

    便携式FPGA实验平台EGO1介绍

    便携式FPGA实验平台EGO1介绍

    板载芯片:该平台板载了Xilinx 28nm工艺的Artix-7系列FPGA芯片,型号为XC7A35T-1CSG324C。...

    2023-09-17 标签:电位器数码管FPGA芯片SRAM存储器Type-C接口 283

    labview是用来干嘛的 labview的优势与缺点

    LabVIEW使用图形化的编程语言进行开发,称为G语言(G Programming Language)。与传统的文本编程语言相比,开发人员可以通过拖拽和连接各种图形化的功能模块来建立程序结构,而不需要手动编写代...

    2023-09-15 标签:plclabview编程语言数据处理G语言 457

    Xilinx 7系列与Ultrascale系列FPGA的区别

    Xilinx 7系列与Ultrascale系列FPGA的区别

    Xilinx是一家专业的可编程逻辑器件(PLD)厂商,其产品包括FPGA、CPLD、SOC等。Xilinx的FPGA产品线有多个系列,其中7系列和Ultrascale系列是比较常见的两种。那么,这两个系列有什么区别呢?...

    2023-09-15 标签:fpga接口socXilinx可编程逻辑器件 277

    大模型训练为什么不能用4090显卡,GPU训练性能和成本对比

    大模型训练为什么不能用4090显卡,GPU训练性能和成本对比

    为什么?一般有 tensor parallelism、pipeline parallelism、data parallelism 几种并行方式,分别在模型的层内、模型的层间、训练数据三个维度上对 GPU 进行划分。三个并行度乘起来,就是这个训练任务总...

    2023-09-15 标签:fpgagpu内存A100大模型 589

    等效时间采样原理及基于FPGA的实现

    等效时间采样原理及基于FPGA的实现

    经常涉及对宽带模拟信号进行数据采集和存储,以便计算机进一步进行数据处理。为了对高速模拟信号进行不失真采集,根据奈奎斯特定理, 采样频率必须为信号频率的2 倍以上,但在电阻抗多...

    2023-09-15 标签:fpgaadc数据采集fifo等效时间采样 410

    介绍一种IP控制信号的处理方式

    介绍一种IP控制信号的处理方式

    在ASIC/FPGA项目中,我们会用到很多IP,其中有很多IP存在内部控制信号以及内部状态信号。...

    2023-09-15 标签:fpga控制器FPGA设计CSRMuxPCIe接口 538

    编辑推荐厂商产品技术软件/工具OS/语言教程专题

    私人尢物精品无码不卡
    <option id="gee0c"></option>
    <table id="gee0c"></table>